Для проверки работоспособности схемы необходимо перебрать все возможные входные сигналы и проконтролировать правильность выходных. Для этого источники постоянного напряжения заменяем на импульсные и проводим анализ переходных процессов (рисунок 4).
Рисунок 4 - Электрическая схема для анализа переходных процессов
Текстовое описание, сгенерированное из электрической схемы:
* SPICE netlist written by S-Edit Win32 11.00
* Written on Jun 26, 2010 at 03:13:06
* Waveform probing commands
.probe
.options probefilename="OTK_FOR_BO.dat"
+ probesdbfile="C:\sklf_tann\OTK_FOR_BO.sdb"
+ probetopmodule="Module0"
.include "C:\Program Files\Tanner EDA\T-Spice 11.0\models\ml2_125.md"
.tran 1e-10 5e-6 start=1e-10
.print tran v(F1) v(F2) v(F3) v(F4) v(A) v(B)
* Main circuit: Module0F4 N6 Gnd Gnd NMOS L=2u W=3.79u AD=66p PD=24u AS=66p PS=24u F4 N7 Gnd Gnd NMOS L=2u W=3.79u AD=66p PD=24u AS=66p PS=24u N7 B Gnd Gnd NMOS L=2u W=3.79u AD=66p PD=24u AS=66p PS=24u N6 A Gnd Gnd NMOS L=2u W=3.79u AD=66p PD=24u AS=66p PS=24u F3 B Gnd Gnd NMOS L=2u W=3.79u AD=66p PD=24u AS=66p PS=24u F3 N6 Gnd Gnd NMOS L=2u W=3.79u AD=66p PD=24u AS=66p PS=24u F1 A Gnd Gnd NMOS L=2u W=3.79u AD=66p PD=24u AS=66p PS=24u F2 A Gnd Gnd NMOS L=2u W=3.79u AD=66p PD=24u AS=66p PS=24u F1 B Gnd Gnd NMOS L=2u W=3.79u AD=66p PD=24u AS=66p PS=24u F2 N7 Gnd Gnd NMOS L=2u W=3.79u AD=66p PD=24u AS=66p PS=24u N1 N6 Vdd Vdd PMOS L=2.53u W=3.0u AD=66p PD=24u AS=66p PS=24uF4 N7 N1 N1 PMOS L=2.53u W=3.0u AD=66p PD=24u AS=66p PS=24uN6 A Vdd Vdd PMOS L=2.53u W=3.0u AD=66p PD=24u AS=66p PS=24uN7 B Vdd Vdd PMOS L=2.53u W=3.0u AD=66p PD=24u AS=66p PS=24uN3 N6 Vdd Vdd PMOS L=2.53u W=3.0u AD=66p PD=24u AS=66p PS=24uF3 B N3 N3 PMOS L=2.53u W=3.0u AD=66p PD=24u AS=66p PS=24uN2 A Vdd Vdd PMOS L=2.53u W=3.0u AD=66p PD=24u AS=66p PS=24uF2 N7 N2 N2 PMOS L=2.53u W=3.0u AD=66p PD=24u AS=66p PS=24uN4 A Vdd Vdd PMOS L=2.53u W=3.0u AD=66p PD=24u AS=66p PS=24uF1 B N4 N4 PMOS L=2.53u W=3.0u AD=66p PD=24u AS=66p PS=24uA Gnd bit({000000000000111111111111} pw=100n on=5.0 off=0.0 rt=10n ft=10n delay=0 lt=10n ht=10n)B Gnd bit({000000111111000000111111} pw=100n on=5.0 off=0.0 rt=10n ft=10n delay=0 lt=10n ht=10n)Vdd Gnd 10
· End of main circuit: Module0
В результате моделирования получим характеристику, представленную на рисунке 5.
Рисунок 5 - Выходная характеристика схемы при подаче на входы различных комбинаций сигналов
Читайте также
Проектирование цифрового устройства для реализации типовых микроопераций
Разработать функциональную и принципиальную схему операционного
устройства исходя из основных параметров по вариантам.
Также требуется предоставить блок схемы алгоритмов выполнения опе ...
Параллельное развитие аналоговой и цифровой вычислительной техники
Вычислительная техника сегодня является важнейшим компонентом процесса
вычислений и обработки данных. Основой современной научно-технической революции
является бурное развитие средств об ...
Приемник многоканальной линии связи
Любое радиоприемное устройство включает в себя приемную антенну,
радиоприемник и оконечное устройство, служащее для воспроизведения сигналов.
Существует классификация радиоприемник ...